## RAQ's

## **Rarely Asked Questions**

アナログ・デバイセズに寄せられた珍問/難問集より

## 高速コンバータのPCボード設計について その2: 電源プレーンとグラウンド・プレーンを 使用する利点

○。高速コンバータを使用する とき、PCボードのレイアウトで 気をつける点はありますか?

**A.** このRAQの 「その1」 では、設計に おいてやむを得ない事情がない限り AGNDとDGNDを分離する必要がない ことをご説明しました。「その2」では、 PCボード (PCB) の給電システム (PDS) の設計についてお話しましょう。見落とされ ることが多いのですが、この作業はシステム・レ ベルで考えるアナログ設計者やデジタル設計者に とっては非常に重要なのです。

PDSの設計目標は、電源電流の需要に応じて発生す る電圧リップルを最小限に抑えることです。すべて の回路が電流を必要としていますが、ある回路は他 の回路より多くの電流を、また別の回路は他の回路 よりも早い速度の切り替え電流を必要とします。デ カップリングが適正で、PCBスタックが良好な低 インピーダンスの電源/グラウンド・プレーンで あれば、回路の電流需要によって発生する電圧リッ プルを最小限に抑えることができます。たとえば、 設計上負荷のスイッチング電流が1Aで、PDSの出 カインピーダンスが  $10m\Omega$ を持っている場合、最大を低減できます。この周波数範囲に対応するために 電圧リップルは10mVになります。

まず、大きなプレーン容量に対応できるPCBスタッ クを設計する必要があります。たとえば、最上層の 信号用、グラウンド1用、電源1用、電源2用、グラ ウンド2用、最下層の信号用で6層のスタックを構 成してみましょう。グラウンド1と電源1はスタッ ク内の近い位置を指定します。これらを2~3mil分 離すれば、固有のプレーン・コンデンサになります。 このコンデンサが魅力的なのは何といってもタダ だということにあります。PCBの製造用のノート に指定するだけでよいのですから。電源プレーンを 分割して、同じプレーンに複数のVDD(電源電圧) レールを配置しなければならない場合は、そのプ レーンを最大限利用しましょう。空いている場所が

ないようにしてください。しかし、同時に影響を受 けやすい回路にも注意してください。こうすること で、VDDプレーンの容量を最大化することができま す。さらに層を増やすことができる場合、この例で 言えば6層ではなく8層の設計が可能な場合は、電 源1と電源2の間に2個のグラウンド・プレーンを追 加し、同じく2~3milのコア間隔を設けることで、ス タック内の固有の容量を倍増することができます。

PCBスタックが完全なものになったら、電源プレ-ンの基点となるエントリ・ポイントとDUTの周り のポイントの両方にデカップリングを行います。こ れによって、全周波数範囲でPDSインピーダンス  $0.001\mu F \sim 100\mu F$ までの値を持つコンデンサをい くつか使用します。コンデンサをあちこちにばら撒 く必要はありません。コンデンサとDUTをぶつか るように配置すれば、製造上のあらゆるルールを破 ることになります。そのような思い切った手段が必 要になるとすれば、回路内では何か別のことが発生 しているはずです。



筆者紹介: Rob Reederは、 1998年以降、米国ノー スカロライナ州グリーン ズボロにあるアナログ・ デバイセズで高速コン バータ・グループの上級 コンバータ・アプリケー ション・エンジニアとして 働いています。イリノイ州 デカルブの北イリノイ大 学で1996年にBSEE (電 気工学士)、1998年に MSEE (電気工学修士) を取得しています。余暇 には、音楽のミキシング、 美術を楽しむほか、2人 の息子とバスケットボー ルをしたりします。

この記事に関する ご意見・ご感想は、 marcom.japan@analog.com までお寄せください。

その他のRAQについては、 www.analog.com/jp/RAQ をご覧ください。

