

# 40W(46dBm) 9GHz~10.5GHz GaN パワー・アンプ HMC8415LP6GE

機能ブロック図



## **ANALOG DEVICES**

## データシート

#### 特長

高出力電力: P<sub>IN</sub> = 23dBm で 46dBm(代表値) 高い小信号ゲイン: 32.5dB(代表値) 高パワー・ゲイン: P<sub>IN</sub> = 23dBm で 23dB(代表値) 周波数範囲: 9GHz~10.5GHz 高い電力付加効率: P<sub>IN</sub> = 23dBm で 40%(代表値) 電源電圧: V<sub>DDx4</sub>/V<sub>DDxB</sub> = 28V(1000mA 時) 6mm × 6mm、40 ピン LFSCP パッケージ

アプリケーション

気象観測レーダー 航海用レーダー 防衛用レーダー

#### 概要

HMC8415LP6GEは、9GHz~10.5GHzの帯域幅において 37.5%を 上回る電力付加効率(PAE) で 40W(46dBm)を実現する、窒 化ガリウム(GaN)パワー・アンプです。 HMC8415LP6GE は、無線気象観測レーダー、航海用レーダー、防衛用レーダーなどのパルス波アプリケーションに最適です。

アナログ・デバイセズ社は、提供する情報が正確で信頼できるものであることを期していますが、その情報の利用に関して、あるいは利用によって 生じる第三者の特許やその他の権利の侵害に関して一切の責任を負いません。また、アナログ・デバイセズ社の特許または特許の権利の使用を明示 的または暗示的に許諾するものでもありません。仕様は、予告なく変更される場合があります。本紙記載の商標品とが登録商標は、それぞれの所有 者の財産です。※日本語版資料は REVISION が古い場合があります。最新の内容については、英語版をご参照ください。

©2018 Analog Devices, Inc. All rights reserved.

|               | 本 社/〒105-6891    | <br>東京都港区海岸 1-16-1 ニューピア竹芝サウスタワービル 10F<br>電話 03(5402)8200 |
|---------------|------------------|-----------------------------------------------------------|
| ナログ・デバイセズ株式会社 | 大 阪営業所/〒532-0003 | 大阪府大阪市淀川区宮原 3-5-36 新大阪トラストタワー 10F<br>電話 06 (6350) 6868    |
|               | 名古屋営業所/〒451-6038 | 愛知県名古屋市西区牛島町 6-1 名古屋ルーセントタワー 40F<br>電話 052 (569) 6300     |

ア

## HMC8415LP6GE

## 目次

| 特長1                                                 |
|-----------------------------------------------------|
| アプリケーション1                                           |
| 機能ブロック図1                                            |
| 概要1                                                 |
| 改訂履歴2                                               |
| 仕様                                                  |
| 電気的特性3                                              |
| V <sub>DDxA</sub> /V <sub>DDxB</sub> ごとの全ターゲット静止電流4 |
| 絶対最大定格5                                             |
| 熱抵抗5                                                |
| ESD に関する注意5                                         |
| ピン配置およびピン機能の説明                                      |
| インターフェース回路図7                                        |

| 代表的な性能特性                                     |
|----------------------------------------------|
| 動作原理14                                       |
| アプリケーション情報15                                 |
| 代表的なアプリケーション回路およびパルサー回路17                    |
| EV1HMC8415LP6Gとドレイン・バイアス・パルサー・ボード<br>の使用方法19 |
| バイアスの推奨シーケンス                                 |
| 平均化によるパルス波の近似21                              |
| 評価用 PCB                                      |
| 部品表                                          |
| 外形寸法                                         |
| オーダー・ガイド23                                   |

#### 改訂履歴

9/2018—Revision 0: Initial Version

# 仕様

#### 電気的特性

特に指定のない限り、T<sub>A</sub> = 25°C、V<sub>DDxA</sub>/V<sub>DDxB</sub> = 28V、ターゲット静止電流(I<sub>DQ</sub>) = 1000mA、ドレイン・バイアスのパルス幅 = 100 $\mu$ s、10%のデューティ・サイクル、周波数範囲 = 9GHz~10GHz。

#### 表 1.

| Parameter                   | Symbol          | Min | Тур  | Max | Unit | Test Conditions/Comments                                                                                                                                                                                                                      |
|-----------------------------|-----------------|-----|------|-----|------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| FREQUENCY RANGE             |                 | 9   |      | 10  | GHz  |                                                                                                                                                                                                                                               |
| GAIN                        |                 |     |      |     |      |                                                                                                                                                                                                                                               |
| Small Signal                |                 | 30  | 32.5 |     | dB   |                                                                                                                                                                                                                                               |
| Small Signal Flatness       |                 |     | 1    |     | dB   |                                                                                                                                                                                                                                               |
| Power Gain                  |                 |     | 23   |     | dB   | Input power $(P_{IN}) = 23 \text{ dBm}$                                                                                                                                                                                                       |
|                             |                 |     | 24   |     | dB   | $P_{IN} = 21 \text{ dBm}$                                                                                                                                                                                                                     |
| RETURN LOSS                 |                 |     |      |     |      |                                                                                                                                                                                                                                               |
| Input                       |                 |     | 20   |     | dB   |                                                                                                                                                                                                                                               |
| Output                      |                 |     | 10   |     | dB   |                                                                                                                                                                                                                                               |
| POWER                       |                 |     |      |     |      |                                                                                                                                                                                                                                               |
| Output Power                | POUT            |     | 46   |     | dBm  | $P_{IN} = 23 \text{ dBm}$                                                                                                                                                                                                                     |
|                             |                 |     | 45   |     | dBm  | $P_{IN} = 21 \text{ dBm}$                                                                                                                                                                                                                     |
| Power Added Efficiency      | PAE             |     | 40   |     | %    | $P_{IN} = 23 \text{ dBm}$                                                                                                                                                                                                                     |
|                             |                 |     | 37.5 |     | %    | $P_{IN} = 21 \text{ dBm}$                                                                                                                                                                                                                     |
| TARGET QUIESCENT<br>CURRENT | I <sub>DQ</sub> |     | 1000 |     | mA   | Adjust the V <sub>GG</sub> (V <sub>GGxA</sub> /V <sub>GGxB</sub> ) between -4.0 V and -1.5 V to achieve an $I_{DQ} = 1000$ mA typical, V <sub>GG</sub> (V <sub>GGxA</sub> /V <sub>GGxB</sub> ) = -2.5 V typical to achieve $I_{DQ} = 1000$ mA |

特に指定のない限り、T<sub>A</sub> = 25°C、V<sub>DDxA</sub>/V<sub>DDxB</sub> = 28V、I<sub>DQ</sub> = 1000mA、ドレイン・バイアスのパルス幅 = 100µs、10%のデューティ・サイク ル、周波数範囲 = 10GHz~10.5GHz。

#### 表 2.

| Parameter                   | Symbol           | Min  | Тур  | Max  | Unit | Test Conditions/Comments                                                                                                                                                                                                                                                |
|-----------------------------|------------------|------|------|------|------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| FREQUENCY RANGE             |                  | 10   |      | 10.5 | GHz  |                                                                                                                                                                                                                                                                         |
| GAIN                        |                  |      |      |      |      |                                                                                                                                                                                                                                                                         |
| Small Signal                |                  | 25.5 | 28   |      | dB   |                                                                                                                                                                                                                                                                         |
| Small Signal Flatness       |                  |      | 5    |      | dB   |                                                                                                                                                                                                                                                                         |
| Power Gain                  |                  |      | 22   |      | dB   | $P_{IN} = 23 \text{ dBm}$                                                                                                                                                                                                                                               |
|                             |                  |      | 23.5 |      | dB   | $P_{IN} = 21 \text{ dBm}$                                                                                                                                                                                                                                               |
| RETURN LOSS                 |                  |      |      |      |      |                                                                                                                                                                                                                                                                         |
| Input                       |                  |      | 17   |      | dB   |                                                                                                                                                                                                                                                                         |
| Output                      |                  |      | 8    |      | dB   |                                                                                                                                                                                                                                                                         |
| POWER                       |                  |      |      |      |      |                                                                                                                                                                                                                                                                         |
| Output Power                | P <sub>OUT</sub> |      | 45   |      | dBm  | $P_{IN} = 23 \text{ dBm}$                                                                                                                                                                                                                                               |
|                             |                  |      | 44.5 |      | dBm  | $P_{IN} = 21 \text{ dBm}$                                                                                                                                                                                                                                               |
| Power Added Efficiency      | PAE              |      | 37.5 |      | %    | $P_{IN} = 23 \text{ dBm}$                                                                                                                                                                                                                                               |
|                             |                  |      | 37.5 |      | %    | $P_{IN} = 21 \text{ dBm}$                                                                                                                                                                                                                                               |
| TARGET QUIESCENT<br>CURRENT | I <sub>DQ</sub>  |      | 1000 |      | mA   | Adjust the V <sub>GG</sub> (V <sub>GGxA</sub> /V <sub>GGxB</sub> ) between $-4.0$ V and $-1.5$ V to achieve<br>an I <sub>DQ</sub> = 1000 mA typical, V <sub>GG</sub> (V <sub>GGxA</sub> /V <sub>GGxB</sub> ) = $-2.5$ V typical to<br>achieve I <sub>DQ</sub> = 1000 mA |

### VDDxA/VDDxBごとの全ターゲット静止電流

#### 表 3.

| Parameter                    | Symbol | Min | Тур  | Max | Unit | Test Conditions/Comments                                                                                   |
|------------------------------|--------|-----|------|-----|------|------------------------------------------------------------------------------------------------------------|
| TARGET QUIESCENT<br>CURRENT  | Idq    |     |      |     |      | Adjust the $V_{GG}$ ( $V_{GGxA}/V_{GGxB}$ ) from -4.0 V to -1.5 V to achieve an $I_{DQ}$ = 1000 mA typical |
| $V_{DDxA}/V_{DDxB} = 24 \ V$ |        |     | 1000 |     | mA   |                                                                                                            |
| $V_{DDxA}/V_{DDxB} = 28 V$   |        |     | 1000 |     | mA   |                                                                                                            |
| $V_{DDxA}/V_{DDxB} = 32 V$   |        |     | 1000 |     | mA   |                                                                                                            |



## 絶対最大定格

#### 恚 /

| <u>我</u> <del>7</del> .                                                                                                                                              |                                  |
|----------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------------|
| Parameter                                                                                                                                                            | Rating                           |
| Bias Voltage                                                                                                                                                         |                                  |
| Drain $(V_{DDxA}/V_{DDxB})$                                                                                                                                          | 35 V dc                          |
| Gate (V <sub>GGxA</sub> /V <sub>GGxB</sub> )                                                                                                                         | -8 V dc to $-1$ V dc             |
| Radio Frequency Input Power (RFIN)                                                                                                                                   | 30 dBm                           |
| Maximum Drain Bias                                                                                                                                                   |                                  |
| Pulse Width (PW)                                                                                                                                                     | 500 µs                           |
| Duty Cycle                                                                                                                                                           | 20%                              |
| Maximum Pulsed Power Dissipation, $P_{DISS}$<br>( $T_{BASE} = 85^{\circ}$ C, Derate 752 mW/°C Above<br>85°C), Drain Bias Pulse Width = 200 µs at<br>20% Duty Cycle   | 105.3 W                          |
| Nominal Pulsed Peak Channel Temperature,<br>Drain Bias Pulse Width = $200 \ \mu s$ at $20\%$<br>Duty Cycle, $P_{IN} = 23 \ dBm$ , $P_{DISS} = 58 \ W$ at $9.0 \ GHz$ | 162°C                            |
| Maximum Channel Temperature                                                                                                                                          | 225°C                            |
| Maximum Peak Reflow Temperature for<br>Moisture Sensitivity Level 3 (MSL3) <sup>1</sup>                                                                              | 260°C                            |
| Storage Temperature Range                                                                                                                                            | -65°C to +150°C                  |
| Operating Temperature Range                                                                                                                                          | $-40^{\circ}C$ to $+85^{\circ}C$ |
| Electrostatic Discharge (ESD) Sensitivity                                                                                                                            |                                  |
| Human Body Model (HBM)                                                                                                                                               | Class 1A,<br>Passed 250 V        |

1詳細については、オーダー・ガイドのセクションを参照してください。

上記の絶対最大定格を超えるストレスを加えると、デバイスに 恒久的な損傷を与えることがあります。この規定はストレス定 格のみを指定するものであり、この仕様の動作のセクションに 記載する規定値以上でのデバイス動作を定めたものではありま せん。デバイスを長時間にわたり絶対最大定格状態に置くと、 デバイスの信頼性に影響を与えることがあります。

#### 熱抵抗

熱性能は、プリント回路基板(PCB)の設計と動作環境に直接 関連しています。PCB の熱設計には、細心の注意を払う必要が あります。

θ<sub>JC</sub>は、ジャンクションとケースの間の熱抵抗です。

#### 表 5. 熱抵抗

| Package Type <sup>1, 2</sup> | $\theta_{\text{JC}}$ | Unit |
|------------------------------|----------------------|------|
| HCP-40-1                     | 1.33                 | °C/W |

<sup>1</sup>熱抵抗(θ<sub>IC</sub>)は、熱がチャンネルから PCB ヘグラウンド・パッドを通 じた熱伝導のみで伝達され、グラウンド・パッドが 85℃ の動作温度で 一定に保たれているという条件のもとで測定された BJC によって決定さ れています。

<sup>2</sup>ドレイン・バイアスのパルス幅 = 200µs (20%のデューティ・サイク ル)。

#### ESD に関する注意



電荷を帯びたデバイスや回路ボードは、検知されない まま放電することがあります。本製品は当社独自の特 許技術であるESD保護回路を内蔵してはいますが、デ

バイスが高エネルギーの静電放電を被った場合、損傷 を生じる可能性があります。したがって、性能劣化や 機能低下を防止するため、ESD に対する適切な予防措 置を講じることをお勧めします。

## ピン配置およびピン機能の説明



図 2. ピン配置

#### 表 6. ピン機能の説明

| ピン番号                                                           | 記号                                                                                            | 説明                                                                                                                                                                                                   |
|----------------------------------------------------------------|-----------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 1 to 3, 7 to 10, 14, 17, 18, 21 to 24, 28<br>to 30, 33, 34, 37 | NIC                                                                                           | 内部接続なし。これらのピンは RF/DC グラウンドに接続する必要があります。                                                                                                                                                              |
| 4, 6, 25, 27                                                   | GND                                                                                           | グラウンド。これらのピンは RF/DC グラウンドに接続する必要があります。GND イ<br>ンターフェース回路図については、図 3 を参照してください。                                                                                                                        |
| 5                                                              | RFIN                                                                                          | RF入力。このピンは AC カップリングされ、50Ω に整合されています。RFIN インタ<br>ーフェース回路図については、図 4 を参照してください。                                                                                                                        |
| 11 to13, 38 to 40                                              | $\begin{array}{l} V_{GG1B},V_{GG2B},\\ V_{GG3B},\\ V_{GG1A},V_{GG2A},\\ V_{GG3A} \end{array}$ | ゲート制御電圧ピン。1µF、100pF、2.2nFの外付けバイパス・コンデンサが必要で<br>す。V <sub>GGIB</sub> 、V <sub>GG2B</sub> 、V <sub>GG3B</sub> 、V <sub>GG1A</sub> 、V <sub>GG2A</sub> 、V <sub>GG3A</sub> のインターフェース回路図について<br>は、図5を参照してください。 |
| 15, 16, 19, 20, 31, 32, 35, 36                                 | $V_{DD1B}, V_{DD2B}, V_{DD3B}, V_{DD3B}, V_{DD1A}, V_{DD2A}, V_{DD3A}$                        | アンプのドレイン・バイアス・ピン。 $\ln F$ の外付けバイパス・コンデンサと 3.3 $\Omega$ の外付け抵抗が必要です。 $V_{DD1B}$ 、 $V_{DD2B}$ 、 $V_{DD3B}$ 、 $V_{DD1A}$ 、 $V_{DD2A}$ 、 $V_{DD3A}$ のインターフェース回路図については、図 7 を参照してください。                     |
| 26                                                             | RFOUT                                                                                         | RF 出力。このピンは AC カップリングされ、50Ω に整合されています。RFOUT イン<br>ターフェース回路図については、図 6 を参照してください。                                                                                                                      |
|                                                                | EPAD                                                                                          | 露出パッド。露出パッドは RF/DC グラウンドに接続する必要があります。                                                                                                                                                                |



 $\boxtimes 5. V_{GG1A}, V_{GG1B}, V_{GG2A}, V_{GG2B}, V_{GG3A}, V_{GG3B} O$ 

### HMC8415LP6GE

### 代表的な性能特性











図 13. 様々な静止電流における小信号ゲインの周波数特性、 V<sub>DDxA</sub>/V<sub>DDxB</sub> = 28V

















データシート



図 25. 様々な電源電圧における電力付加効率の周波数特性、 P<sub>IN</sub> = 21dBm、I<sub>DQ</sub> = 1000mA

 $P_{IN} = 23 dBm, I_{DQ} = 1000 mA$ 



図 31. 様々なパルス幅(PW) およびデューティ・サイクル (DC) における P<sub>OUT</sub>の周波数特性、P<sub>IN</sub> = 21dBm

(DC) における P<sub>OUT</sub>の周波数特性、P<sub>IN</sub> = 23dBm



データシート











INPUT POWER (dBm) 図 37. 10.5GHz での P<sub>OUT</sub>、パワー・ゲイン、PAE、I<sub>DD</sub>と 入力パワーの関係

6688-037

7 9 11 13 15 17 19 21 23 25 27



データシート

図 38. 消費電力と入力パワーの関係、ドレイン・バイアスの パルス幅 = 100µs、10%のデューティ・サイクル



図 40. 消費電力と入力パワーの関係、ドレイン・バイアスのパル ス幅 = 50µs、5%のデューティ・サイクル



図 41. 消費電力(P<sub>DISS</sub>)と入力パワーの関係、ドレイン・バイ アスのパルス幅 = 100µs、10%のデューティ・サイクル、 ベース温度(T<sub>BASE</sub>) = 85℃



図 42. 消費電力と入力パワーの関係、ドレイン・バイアスのパル ス幅 = 200µs、20%のデューティ・サイクル



V<sub>GG</sub> (V<sub>GGxA</sub>/V<sub>GGxB</sub>)の関係、V<sub>DDxA</sub>/ 標準的なデバイスの代表値

### 動作原理

HMC8415LP6GE は、40W(46dBm)のパルス電力を実現する窒 化ガリウム(GaN)パワー・アンプです。このデバイスは3つ のカスケード接続されたゲイン段で構成されており、RFINと RFOUTをつなぐ軸に対してほぼミラー対称に配置されています。 このアーキテクチャの簡略図を図44に示します。

推奨の DC バイアス条件によって、デバイスに AB 級の動作をさせることができるので、仕様規定された低動作周波数範囲の 9GHz~10GHz において、中程度の  $P_{IN}$  (23dBm) で 46dBm のパ ルス出力  $P_{OUT}$ と 40%の PAE (いずれも代表値) を生成できます。 VDDIA/VDDIB、VDD2A/VDD2B、VDD3A/VDD3B ピンにパルス波のバイア ス電圧を印加すると、それぞれ 1 段目、2 段目、3 段目のゲイン 段のドレインをバイアスできます。VGGIA/VGGIB、VGG2A/VGG2B、 **V<sub>GG3A</sub>/V<sub>GG3B</sub>ピンにDC電圧を印加すると、それぞれ1段目、2段 目、3段目のゲイン段のゲートをバイアスでき、これにより各 段のドレイン電流を制御することができます。** 

HMC8415LP6GEは、DC ブロックされたシングルエンドの RFIN および RFOUT ポートを備えており、これらのポートのインピー ダンスは、9GHz~10.5GHz の動作周波数範囲で 50Ω (公称値) となっています。したがって、HMC8415LP6GE は、50Ω のシス テムに直接実装することができ、外付けのインピーダンス・マ ッチング部品は不要です。外付けマッチング部品や DC 阻止コ ンデンサを必要とせずに、複数の HMC8415LP6GE アンプをカス ケード接続することができます。



### HMC8415LP6GE

## アプリケーション情報

HMC8415LP6GE をパルス波のバイアスで動作させるための基本 的な接続方法を図 47 に示します。動作を安定させるため、パッ ケージの底面およびすべてのグラウンド・ピンを低インダクタ ンスでグラウンドに接続することが重要です。6 本の  $V_{DDxx}$ ピン は、それぞれ、図 47 に示すように  $\ln F$  のコンデンサと  $3.3\Omega$  の 抵抗を使用してバイパスし、デバイスから離れたところでドレ イン・バイアス電源と接続します。同様に、6 本の  $V_{GGxx}$ ピンは それぞれ、コンデンサでバイパスし、デバイスから離れたとこ ろでゲート・バイアス電源と接続します。

仕様規定された性能と定格の動作寿命を達成するためには、温 度管理を適切に行うことが重要です。パルス波のバイアスで動 作させると、平均消費電力を制限することによりチャンネル温 度を最小限に抑えられるため、温度管理を補助することが可能 です。チャンネル温度の低減は平均故障時間(MTTF)の長期 化につながります。パルス波バイアスによる熱パラメータと、 これを用いたチャンネル温度の計算について深く理解するため に、通常の連続バイアス条件による熱パラメータを用いた熱抵 抗の考え方を修正して使用します。

最初に、連続バイアスの場合を考えます(図 45 参照)。バイア スが印加されると、デバイスのチャンネル温度( $T_{CHAN}$ ) はター ンオン・トランジェントの間に上昇し、最終的に定常状態の値 に落ち着きます。デバイスの熱抵抗は、 $T_{CHAN}$ の開始時のベース 温度( $T_{BASE}$ ) からの上昇温度を、デバイスの総消費電力で割る ことによって計算できます。

 $\theta_{JC} = t_{RISE}/P_{DISS}$ 

#### ここで、

 $\theta_{JC}$ は、デバイスのチャンネルと底面の間の熱抵抗(°C/W)、 tRISEは、デバイスの TCHAN における TBASE からの上昇温度(°C)、

PDISSは、デバイスの消費電力(W)です。



次に、低デューティ・サイクルのパルス波でバイアスする場合 を考えます(図 46 参照)。バイアスが印加されると、デバイス の T<sub>CHAN</sub>は指数関数的に増加・減少するパルスの連続として表 すことができます。連続パルス印加時のチャンネル温度のピー ク値は、ターンオン・トランジェントの間に上昇し、最終的に 定常安定状態に落ち着きます。このとき、パルスとパルスの間 でピーク・チャンネル温度は安定しています。デバイスの熱抵 抗は、T<sub>CHAN</sub>における開始時の T<sub>BASE</sub>からの上昇温度を、デバイ スの総消費電力で割ることによって計算できます。

 $\theta_{JC} = t_{RISE}/P_{DISS}$ 

ここで、

 $\theta_{JC}$ は、デバイスのチャンネルと底面の間の熱抵抗(°C/W)、 *trise*は、デバイスの T<sub>CHAN</sub>における T<sub>BASE</sub>からの上昇温度のピーク値(°C)、

 $P_{DISS}$ は、パルス波のバイアス印加時におけるデバイスの消費電力(W)です。



図 46. 低デューティ・サイクルのパルス波バイアス

様々なパルス幅およびデューティ・サイクルのバイアス電圧で HMC8415LP6GE アンプの過渡熱測定を実施して得られた熱抵抗 値を、表7に示します。

| 表 7. パルスの詞 | 設定と | 熱抵抗値 |
|------------|-----|------|
|------------|-----|------|

| Pulse Se         |                |                        |
|------------------|----------------|------------------------|
| Pulse Width (µs) | Duty Cycle (%) | θ <sub>JC</sub> (°C/W) |
| 20               | 2              | 0.5                    |
| 50               | 5              | 0.69                   |
| 100              | 10             | 0.95                   |
| 200              | 20             | 1.33                   |

表7の 0rcの最大値は、表5の値と同じ値です。これは、この値 がパルス波バイアスによる動作で最も厳しい条件であることを 示します。狭いパルス幅、または低いデューティ・サイクルに すると、信頼性を向上させることができます。

HMC8415LP6GE アンプは、低デューティ・サイクルのパルス波 アプリケーション向けに設計されていますが、デバイスを連続 バイアス条件で(誤って)動作させたとしても、短時間であれ ば可能です。このような条件では、熱抵抗は 4°C/W まで増加し ます。公称の静止バイアス ( $V_{DD}$  ( $V_{DDxA}/V_{DDxB}$ ) = 28V および  $I_{DD}$ =1A)でも、28Wの消費電力によってチャンネル温度はベー ス温度から 112°C 上昇します。デバイスは、225°C の最大チャ ンネル温度を超えることはできないため、このような状況では 十分な注意が必要です。連続波 (CW)で動作している間に -10dBmを超える RF 入力が印加されると、デバイスの消費電力 は 28W 以上に増加します。その結果、更に大きな温度上昇をも たらし、デバイスに損傷を与えるレベルまで達する可能性があ ります。

### HMC8415LP6GE

パルス波のバイアスは、様々な方法で実現できます。しかし、 代表的なアプリケーションでは、ゲート・バイアスを一定に保 持し、増幅が必要な場合はドレイン・バイアスのパルス波をオ ン(28V)、ドレイン・バイアスが不要になるとドレイン・バ イアスのパルス波をオフ(0V)にします。ドレイン・バイアス にパルス波を入力するには、通常、パルス発生回路を実装する 必要があります。パルス発生回路は、パワー金属酸化膜半導体 電界効果トランジスタ(MOSFET)、MOSFETドライバ、パワ 一整流器などの耐久性の高いパワー部品で構成されます。大容 量のコンデンサも必要となります。このようなコンデンサは局 所的な電荷供給源として機能することにより、パルス波がオン の間、HMC8415LP6GEに必要なドレイン電流を供給すると同時 に、安定したドレイン電圧の維持を実現します。

このようなパルス発生器の例が図 48 に示すアナログ・デバイセズのカスタム・ドレイン・パルサ・ボードです。このパルサ・ボードは、本アプリケーション用に開発されたもので、 HMC8415LP6GE 評価用キットの EV1HMC8415LP6G に含まれて います。HMC8415LP6GE の特性評価はこの評価用ボードで行い ます。評価用ボードには、パルサ・ボードと、VDDxx および VGGxx 用の外部 DC 電圧電源、および VDD のパルス波トリガ用 のパルス・ジェネレータを使用して、VDD にパルス波を印加し ます。2 つのボードは、内蔵の DC コネクタで互いに直接接続す ることができるため、別途フレキシブル・ケーブルを用意する 必要はありません。両ボードを強固に接続できるため、接続部 を低インダクタンスかつ低抵抗に保ち、リンギングと電圧降下 の発生を最小限に抑えることができます。HMC8415LP6GE とド レイン・バイアス・パルサ回路のアプリケーションへの実装を 平易なものにするため、両ボードの包括的な図面パッケージと 部品表が用意されており、Technical Support Request に登録する ことにより入手可能です。

EV1HMC8415LP6Gをパルサ・ボードと接続する前に、両ボードの回路図を十分に確認してください(図47および図48参照)。

データシート

#### 代表的なアプリケーション回路およびパルサ回路

代表的なアプリケーション回路を図47に、ドレイン・バイアス用の代表的なパルサ回路を図48に示します。



図 47. 代表的なアプリケーション回路



### EV1HMC8415LP6G とドレイン・バイアス・パルサ・ボードの 使用方法

以下の説明では、パルス波で測定を行い、電流プローブを使用 して IDDを測定していると仮定します。装置がないためにどちら も実施できない場合は、平均化によるパルス波の近似のセクシ ョンで説明するように、近似を行う必要があります。

EV1HMC8415LP6G とドレイン・バイアス・パルサ・ボードを 使用して接続する方法を図 49 に示します。バイアスや信号を印 加する前に、パルサ・ボード (J2) と EV1HMC8415LP6G (J3)、 およびパルサ・ボード (J3) と EV1HMC8415LP6G (J4) を組み 合わせて、パルサ・ボードと EV1HMC8415LP6G を相互接続す る必要があります。唯一、外付けワイヤが必要となるのは、パ ルサ・ボードのJ1コネクタとの接続で、VDD、SENSE(VDD 電源の+Sと接続)、VG1、PULSE、および VDD 電源の-S を含む すべての信号 GND との接続に使用します。VG1 は、パルサ・ボ ードを通過して、直接、パルサの J1-VG1 と評価用ボードのゲー ト・ピンを接続します。パルサの J1-VDD と GND の接続には、 電圧降下を最小限に抑えるために太いツイスト・ペア・ワイヤ の使用を推奨します。オシロスコープを使用することにより、 パルサ・ボードの J4 同軸コネクタで VDD\_PULSE 信号を簡単に モニタリングすることができます。



図 49. セットアップのブロック図

### HMC8415LP6GE

#### バイアスの推奨シーケンス

#### EV1HMC8415LP6G とパルサを使用する場合のパワー アップ・バイアスの考え方

ドレイン・バイアスが一定かパルスかに関わらず、適切な DC バイアス条件を保つには、過剰なドレイン電流が発生しない電 圧でゲートをバイアスする必要があります。このため、必ず、 パルサの J1-VDD に電圧を印加する前に J1-VG1 にゲート・バイ アス電圧を印加してください。スタート時の値として、VG1 = -6V であれば安全とみなすことができます。パルサの J1-PULSE にパルス波のロジック信号を印加し、J1-VDDに 28V を印加する ことにより、0V (PULSE = ロジック・ロー)と VDD = 28V (PULSE = ロジック・ハイ)の間で増減するパルス電圧がパル サの J2-VDD\_PULSE および J3-VDD\_PULSE に発生し、テスト対 象デバイス (DUT)のドレインに印加されます。ゲート・バイ アス電圧 (パルサ J1-VG1 に印加)がゲートに印加されると同時 にドレインに VDD\_PULSE が印加されると、VG1 に比例するド レイン電流が流れます。VG1は、パルス波のターゲットIDQに到 達するまで調整することができます。このパルサ・ボードでは、 J1-VDDの最大電圧 35Vに達するとパルサに損傷を与える可能性 があります。

信頼性の高い動作をさせるには、J1-PULSE および VDD\_PULSE に印加するパルス幅とデューティ・サイクルを以下のように制限します。

- パルス幅 = 最大 500µs
- デューティ・サイクル = 最大 20%

#### EV1HMC8415LP6G とパルサを使用する場合のパワー ダウン・バイアスの考え方

パワーダウン・バイアスのシーケンスは、パワーアップ・バイ アスのシーケンスから得られます。パルサの J1-PULSE をロジッ ク・ローにして VDD\_PULSE を除去し、その後、J1-VDD をパワ ーダウンしてから J1-VG1 をパワーダウンします。

## データシート

### 平均化によるパルス波の近似

パルス波を用いて RF パワー、IDD、および PAE を正確に測定す るには、パルスでトリガすることができる計測器を使用します。 パルス・トリガ機能を持つ計測器がなくても、適切な平均化機 能を備えた簡易的な計測器が利用できる場合は、近似による測 定が可能です。ただし、近似は精度の低い測定になるというこ とを理解した上で行ってください。最も一般的なのは、パラメ ータの平均値を測定し、動作のデューティ・サイクルを考慮し て測定値を修正し、近似する方法です。この方法で近似すると、 計測器の測定帯域幅の制約による誤差、オン/オフのトランジ ェントの算入による誤差、および測定に周期が部分的に含まれ ることによる誤差が発生する可能性があります。周期が部分的 に含まれることが誤差の主要因にならないように、数多くのパ ルス周期を含む時間で平均化してください。このような近似か ら得られる結果は、使用する計測器とその設定によって異なる 場合があります。したがって、信頼性と再現性のある結果を得 るためには、実験が必要となる場合があります。パルス・トリ ガによる測定ができない場合、パルス・ジェネレータからパル サの J1 コネクタへの接続が、必要とされる唯一のパルス接続で す(図49参照)。

アプリケーションへのHMC8415LP6GEとパルサの実装方法によっては、オン/オフの遷移時にドレイン電源の過剰なリンギン グが発生し、パルス発生回路の調整が必要となるかもしれません。ドレイン・パルスと同期して、VGGxx バイアスと RFIN 信号 もパルスになる可能性があります。

特に指定のない限り、このデータシートのすべてのデータは、 評価用ボード(図 50 参照)に実装された代表的なアプリケーシ ョン回路(図 47 参照)を使用して測定しています。また、パル サ・ボード(図 48 参照)で28Vのパルス波をドレイン・バイア スに印加し、パルス幅100µs、デューティ・サイクル10%の公称 1000mAの Iogを達成しています。代表的な性能特性のセクショ ンに示したように、異なるドレイン電圧、または異なるドレイ ン静止電流で動作させると、性能に影響を及ぼします。低パワ ーと低ゲインが要求されるアプリケーションでは、低いVDoxお よび Iogによる動作によって消費電力を低減させることができま す。熱に対する考慮事項から、低いデューティ・サイクルと短 いパルス幅にすることで、パワーと PAE を改善できることがあ ります。

### HMC8415LP6GE

### 評価用 PCB

評価用 PCB の EV1HMC8415LP6G(600-01639-00-2)を図 50 に 示します。

#### 部品表

アプリケーション用の回路基板には、RF 回路設計技術を使用します。信号ラインのインピーダンスを 50Ω にし、パッケージの グラウンド・ピンと露出パッドは、図 50 に示すようなグラン ド・プレーンに直接接続します。十分な数のビア・ホールを用 いて、グランド・プレーンの上面と底面を接続してください。 図 50 に示す評価用 PCB は、ご要望に応じてアナログ・デバイセ ズから提供されます。



図 50. 評価用 PCB

| ŧα   | <b>証</b> 価田 | PCB | EV/1HMC8/151 P6G | (600-01639-00-2) | の部品素 |
|------|-------------|-----|------------------|------------------|------|
| 衣 0. | 許個用         | PUD |                  | (000-01039-00-2) | の前面衣 |

| Item                                                                    | Description                                                                      |
|-------------------------------------------------------------------------|----------------------------------------------------------------------------------|
| J1, J2                                                                  | SMA connectors                                                                   |
| J3, J4                                                                  | DC pins                                                                          |
| R1 to R9, R13 to R15, R19 to R21, R25 to R27, R31 to R33,<br>R37 to R39 | $0 \Omega$ resistors, 0402 package                                               |
| C2, C4, C6, C8, C10, C12                                                | 1000 pF capacitors, 0402 package                                                 |
| C1, C3, C5, C7, C9, C11                                                 | 100 pF capacitors, 0402 package                                                  |
| C13, C15, C17, C19, C21, C23                                            | 2200 pF capacitors, 0603 package                                                 |
| C25, C27, C29, C31, C33, C35                                            | 1 μF capacitors, 0603 package                                                    |
| U1                                                                      | HMC8415LP6GE                                                                     |
| PCB                                                                     | 600-01639-00-2 evaluation PCB; circuit board material: Rogers 4350 or Arlon 25FR |

HMC8415LP6GE

### 外形寸法



#### オーダー・ガイド

| Model <sup>1</sup> | Temperature                        | MSL Rating <sup>2</sup> | Description <sup>3</sup>                      | Package Option |
|--------------------|------------------------------------|-------------------------|-----------------------------------------------|----------------|
| HMC8415LP6GE       | $-40^{\circ}$ C to $+85^{\circ}$ C | 3                       | 40-Lead Lead Frame Chip Scale Package [LFCSP] | HCP-40-1       |
| HMC8415LP6GETR     | $-40^{\circ}$ C to $+85^{\circ}$ C | 3                       | 40-Lead Lead Frame Chip Scale Package [LFCSP] | HCP-40-1       |
| EV1HMC8415LP6G     |                                    |                         | Evaluation Board                              |                |

<sup>1</sup>HMC8415LP6GEおよびHMC8415LP6GETRはRoHS準拠製品です。

2詳細については、絶対最大定格のセクションを参照してください。

<sup>3</sup> HMC8415LP6GE および HMC8415LP6GETR は、低ストレス射出成形プラスチックのパッケージを採用しており、ピンの仕上げは 100%マット錫です。