

# 新たなデジタル・ プリディストーション手法を 採用した信号発生器、高性能の ADCやオーディオ・デバイスの テストに対応可能

著者: Gustavo Castro、システム・アプリケーション・エンジニア

### 概要

高精度の計測器のテストには、ノイズと歪みが極めて小さい高 性能の信号発生器が必要です。より高い性能が求められるな か、高い精度で特性評価を行えるようにするために、信号発生 器には新たな概念の導入が必要になりました。「ADMX1002」 は、それを具現化したリファレンス設計です。この信号発生器 では、高性能、高精度のD/Aコンバータ(DAC)を活用する ことで、かつてないレベルの精度と分解能を達成しています<sup>1</sup>。 これを利用すれば、上記のような特性評価を容易に行えるよう になります。また、デジタル・プリディストーション(DPD: Digital Predistortion)用の新たなアルゴリズムが追加されて いるため、テスト用の信号の忠実度をより高めることができま す。更に、小型で低コストのフォーム・ファクタにより、他に 類を見ないほど歪みの小さい信号を生成できます。

#### はじめに

高精度のA/Dコンバータ (ADC) や高忠実度 (Hi-Fi)のオーディ オ・デバイス (CODECやMEMSベースのマイクなど)の性能 は、現在でも向上し続けています。そのため、より精度の高いオー ディオ信号や任意波形信号を生成可能な自動試験装置 (ATE: Automated Test Equipment)が求められています。高精度の ADCやオーディオ・デバイスのDC/AC特性を評価/検証/テ ストするには、性能の高い複数種の計測器が必要です。そのため、 そうしたデバイスの開発や出荷検査にかかるコストは膨れ上がっ ています。テスト・カバレッジについても、すべてを網羅するの が困難、あるいは不可能なレベルに達していることがあります。

理想的には、自社のテスト技術者によって社内向けのソリュー ションを開発できればよいのでしょう。しかし、それには膨大な 時間とリソースが必要になります。アナログ・デバイセズは、そ うした開発作業を加速するためのソリューションを提供していま す。その具体的な例が、超低歪みの信号発生器として機能する



VISIT ANALOG.COM/JP

ADMX1002などのリファレンス設計です。



図 1. ADMX1002の外観。歪みとノイズが極めて小さい 信号発生器のリファレンス設計です。

ADMX1002は、ハードウェアの開発と組み込みソフトウェアの 開発に伴う課題を解決します。シンプルなシリアル・インター フェースによって設計の複雑さを緩和/抽象化しつつ、様々な正 弦波を含む任意の信号波形を自動的に生成します。また、DPD 用の新たなアルゴリズムによって、シグナル・チェーンに含まれ るDACとアンプの性能を最大限に引き出しています。

## 高精度のミックスド・シグナル・デバイスの テストに関するニーズ

最新のADCやミックスド・シグナル・デバイスのDC/AC性能 のテストを実施するには、高精度の信号源(信号発生器)が必要 になります。端的に言えば、信号源には、被測定デバイス(DUT) を上回る性能が求められます。

ここで言うDCテストとは、微分非直線性(DNL)、積分非直線 性(INL)、オフセット誤差、ゲイン誤差を測定し、ミッシング・ コードが発生しないことを保証するためのテストのことです。こ れらのテストには、DC結合でシングルショットの信号を使用し ます。その信号は、直線性とノイズ性能が非常に高いものでなけ ればなりません。例えば、INLとDNLの性能を評価するためには ランプ信号が使用されます。この種のテストでは、ADCのすべ てのコードを網羅する必要があります。つまり、その高い分解能 に対応できるだけの高精度の信号が必要になるということです。

一方、ACテストでは、全高調波歪み (THD)、信号/ノイズ + 歪み (SINAD)、スプリアスフリー・ダイナミック・レンジ (SFDR) などの性能を確認します。これらのテストでは、極めて 質の高いトーン(正弦波)信号が使用されます。つまり、そのトー ンには、DUTの目標仕様を逸脱するレベルの高調波成分は一切 含まれていてはなりません。多くの場合、そうした信号を得るた めに、テスト技術者はカスタムのフィルタを使ってテスト用の信 号から望ましくない歪み成分を除去しようと試みることになりま す。しかし、そのようなアプローチでは、システムの複雑さとコ ストが増大してしまいます。また、信号源からの高周波のノイズ がテストで対象とする信号の周波数の周辺に現れることがありま す。その場合、それらのノイズをフィルタで除去するのは困難で す。信号源からのノイズは、DUT (ADCなど)のノイズ・フロ アよりも低く抑える必要があります。そのノイズが原因でテスト の結果に問題が生じ、DUT自身の性能が低く評価されてしまう という事態は避けなければなりません。

アナログ・デバイセズは、「AD4020/AD4021/AD4022」、 「ADAQ23878」、「AD7134」など、高性能のADCやADC内 蔵製品を提供しています。それらの概要を表1にまとめました。 これを見れば、テスト用の信号のTHDについては、-123dBc以 下という数値を達成することが目標になることがわかります。

| パラメータ                 | AD4020 | ADAQ23878 |  |
|-----------------------|--------|-----------|--|
| 分解能〔ビット〕              | 20     | 18        |  |
| サンプリング・<br>レート (MSPS) | 1.8    | 15        |  |
| DNL (ppm)             | 0.3    | 1         |  |

1

100.5

-123

100

122

2.4

89.3

-115

89

114

## 表1. 高性能、高精度なADCの例

INL (ppm)

S/N比 (dB)

THD (dBc)

SINAD (dB)

SFDR (dBc)

## 分解能と直線性──歪みを抑えるために 検討すべき事柄

歪みは、任意の時点における信号振幅の誤差として現れます。この誤差は、信号が理想的な形状から逸脱する原因になります。 DACを使用すれば、デジタル的に合成されたデータを基に必要なアナログ信号を生成することができます。ただ、DACとしては、直線性がLSBレベルまで保証された非常に分解能の高いものを選択しなければなりません。生成したい信号を正確に表現するためには、1つ1つのデジタル・データに対して高い精度でアナログ値を生成可能なDACを使用しなければならないということです。INLとDNLは、現実のDACが理想的な伝達関数からどれだけ逸脱しているのかを定量化する指標です(ここではDACを 例にとって解説を進めますが、ADCについても基本的に同様の ことが言えます)。直線性誤差に分類されるこれらの誤差は、高 い忠実度の信号を生成できるか否かに直接的に関わってきます。

多くの場合、周期的な信号の歪みはTHDを使って表されます。 そのため、適切な精度を備えるDACを選択するには、分解能と INLがTHDに及ぼす影響を定量化しなければなりません。小さな THDを観測するには、ノイズ・フロアが低く抑えられている必 要があります。つまり、高いS/N比が求められます。基本的に、 DACのS/N比はその量子化ノイズによって制限されます。一般 に、S/N比と分解能の関係は、次の式で表すことができます。

$$SNR = 6.02 N + 1.76 + 10 \times log\left(\frac{f_S}{2 \times BW}\right) (dB)$$
 (1)

ここで、NはDACの分解能(ビット数)、f<sub>s</sub>はサンプリング周波 数、BWは測定帯域幅です<sup>2</sup>。表1を見ればわかるように、S/N 比としては少なくとも100.5dB以上が必要です。その3倍に相当 する約110dBのS/N比が得られれば理想的だと言えます。帯域 幅が第1ナイキスト・ゾーンまでだと仮定すると、110dBのS/N 比を得るために必要な分解能は18ビットになります。

次に、INLとTHDの関係を定量化してみます。ここでは、DAC の2次INLは小さいと仮定します。その伝達関数は、次の多項式 で表すことができます。

$$y = ax + bx^2 \tag{2}$$

ここで、yはDACの出力(単位はV)、xは入力となるデジタル・ コードです。第1項の係数aは、入力となるデジタル・コードと 出力電圧を関連づける理想的なファクタを表します。第2項は INLを表し、その係数bは係数aよりもはるかに小さな値になり ます。このDACによって余弦信号x(t)(=cos(ωt))を生成す ると、出力は次のようになります。

$$y(t) = a \times \cos(\omega t) + b \times \cos^2(\omega t)$$
(3)

三角関数については、以下の公式が成り立ちます。

$$\cos^2(\theta) = \frac{1}{2} \left[ \cos(2\theta) + 1 \right] \tag{4}$$

これを式(3)に適用すると、DACの出力信号は次のように表す ことができます。

$$y(t) = \frac{b}{2} + a \times \cos(\omega t) + \frac{b}{2} \times \cos(2\omega t)$$
(5)

AD7134 24

1.5

規定なし

2

107

-120

106.5 125 上式の第2項は、2次高調波歪み(HD2)を表しています。また、 この式から、歪みの小さい信号を生成する上では、INLが基本的 な制約になることがわかります。この種の解析は、より高次の高 調波歪み成分を生成する、より高次のINLにも適用できます。例 えば、振幅がcの3次非直線性項を追加すると、信号は次のよう になります<sup>3</sup>。

$$y(t) = \frac{b}{2} + \left(a + \frac{3c}{4}\right)\cos(\omega t) + \frac{b}{2} \times \cos(2\omega t) + \frac{c}{4} \times \cos(3\omega t) \quad (6)$$

先述したS/N比の計算に基づき、18ビットのDACを使用する ケースを考えます。その3次INLが2LSBだと仮定すると、3次高 調波による歪み(HD3)は、次のようになるはずです。

$$HD3 = 20 \log \frac{\frac{c}{4}}{a} = 20 \log \frac{\frac{2}{4}}{2^{18}} = -114.4 \, dBc \tag{7}$$

つまり、-123dBcという設計上の目標を満たすことはできません。DACの分解能があと2ビット高ければ、この歪みを更に 12dB抑えて-126dBcという値を得ることができます。つまり、 目標とする歪み性能を達成するには、分解能が少なくとも20 ビットのDACが必要だということです。

## 信号生成パスの設計

歪みとノイズの要件を満たす信号源を設計するためには、最初に 何をすべきなのでしょうか。それは、DACとその電圧リファレン ス回路という2つの主要なコンポーネントを選択することです。 例えば、分解能が20ビットのDACとしては「AD5791」を使用 できます。AD5791は、高い分解能と1LSB以下の直線性性能を 備えています。出力範囲が10Vである場合の誤差は10μV未満で す。つまり、極めて正確に信号を生成できることが保証されます。

図2は、信号源(ADMX1002)の出力パスを簡略化して示した ものです。この回路では、AD5791を2個使用し、互いに逆極 性の信号を生成するように動作させます。つまり、完全差動型の 信号パスを実装しています。このような工夫によってグラウンド に起因するクロストークから信号を分離し、更にS/N比を高めて います。また、この回路では電圧リファレンスとして低ノイズの [LTC6655]を使用しています。そして、これを高精度のオペア ンプ [AD8676] と組み合わせています。それにより、バイポー ラ動作する各AD5791の高い直線性を維持するために必要な正 負のリファレンス・レベルを供給します。

AD5791のアーキテクチャは、高い精度を実現します。結果とし て、ある要素が、高精度のDACで信号を生成する際に遭遇する 一般的な課題として顕在化することになります。その要素とは、 DACへの入力コードが変化する際に出力に生成されるグリッチ のエネルギーです4。グリッチにより、生成される信号を時間領 域で見た場合に歪みが観測されることになります。また、望まし くない量のエネルギーがDUTに印加されます。周期信号を使用 する場合、周波数領域で見ると、グリッチによって、基本トーン と関連を持つスプリアス成分が生成されます。この問題に対す る解決策としては、グリッチのエネルギーをフィルタリングする 方法が考えられます。しかし、そのようにすると、信号源の信号 帯域幅とセトリング時間が著しく低下するおそれがあります。よ り良いソリューションは、「ADG1236」のような電荷注入が抑 えられるアナログ・スイッチとAD8676のようなオペアンプを 組み合わせて、サンプル&ホールド回路をベースとするデグリッ チャを実装することです<sup>5</sup>。



図 2. ADMX1002のブロック図

ここで図3をご覧ください。これは、AD5791を使用して10kHz の方形波を生成した結果です。図3(下)はデグリッチャを適 用する前の波形、図3(上)はデグリッチャを適用した後の波形 を表しています。図3(下)の波形を見ると、入力コードが変化 する際、AD5791の出力にグリッチが生じていることがわかり ます。AD5791とデグリッチャの更新レートは1MHzです。ス イッチからの残余注入電荷は、生成される信号と関連づけられる ものではありません。そのため、出力に配置した再構成フィルタ (reconstruction filter)によって簡単に除去することができます。



図 3. デグリッチャの効果。 時間スケールは5マイクロ秒 / div、 感度は 5mV/div、測定帯域幅は 50MHz です。

デグリッチャからの信号は、出力に達するまでに、複数段から成 る6次のローパス・フィルタによってフィルタリングされます。 この高次の再構成フィルタは、デグリッチャからの残余エネル ギーと、DUTの入力スペクトルに折り返す可能性のある第1ナ イキスト・ゾーン外のイメージを除去するために使用します<sup>6</sup>。 その主要な構成要素としては、完全差動アンプ「ADA4945-1」 を使用しています。同アンプは差動出力を備えており、最新の ADCにおける入力の要件に対応しています。また、ノイズに対 する同アンプの寄与分はわずか1.8nV/√Hzです。0.5μV/℃の オフセット・ドリフトが保証されており、高い精度を達成するこ とが可能です。

### DPDの実現方法

DPDは、信号パス上に配置されたコンポーネントによって生じ る非直線性を最小限に抑えるための手法です。DPDでは、シス テムが通常動作を行っている最中に誤差を補正します。そのため には、補正すべき誤差を事前に把握しなければなりません。した がって、最初に信号パスの誤差の測定を実施する必要があります。

信号パスの測定を行う場合、測定用のパスの歪みの方が信号パ スの歪みよりも小さくなければなりません。そうでなければ、測 定用のパスの誤差が信号源に影響を及ぼして性能が低下してしま います。測定用のパスの歪みは、最高性能のADCやアンプを使 用したとしても簡単に抑えることはできません。例えば、分解能 が20ビットのADC [LTC2378-20] は、業界最高レベルの直線 性を備えています。それでも、LTC2378-20のINLは、分解能が 20ビットのDACであるAD5791の2倍に相当する±2ppmに 達します。これは、伝達関数におけるいくつかのポイントをピッ クアップし、それに対応する値を単純にデジタル値に変換するだ けでは、信号パスの伝達関数の誤差を測定することはできないと いうことを意味します。つまり、より良い方法が必要だというこ とです。

ADMX1002には、DPD用の新たなアルゴリズム(特許を取得 済み)が実装されています。このアルゴリズムは、信号パスの誤 差の補正に使用する測定用パスの直線性を改善するためのもので す。また、このアルゴリズムでは、正弦波形の歪みを抑えるよう に機能します。そのため、信号パスは測定フェーズにおいて単一 周波数のトーンを生成します。ADCの前段に配置されたDPD用 の検出パスは、その種の信号に基づいてパスの直線性を全体的に 高める役割を果たします。

ADMX1002では、信号波形のうちいくつかのセグメントの値を デジタル値に変換し、デジタル領域の信号を再構成します。得ら れた結果は、数学的なモデルと比較されます。この処理を基にし て補正用のパラメータが抽出され、正弦波を生成する際にそれら が適用されます。望ましくない結果を生み出す原因になるランダ ムな誤差を完全に除去するためには、この処理を複数回繰り返さ なければなりません。最適な補正処理が行われた時点でアルゴリ ズムによる処理は停止し、信号を生成するための最後の繰り返し 処理で使われたパラメータの値が保存されます。図4に、このア ルゴリズムのフローチャートを示しました。



図4. ADMX1002に実装されたDPD用のアルゴリズム

この方式では、生成される信号に対して固有の補正が行われま す。つまり、振幅や周波数が異なるすべての信号に対して、一連 の処理を実行しなければなりません。ATEでは、異なる波形の設 定を行うための時間はできるだけ短縮する必要があります。その ため、補正処理を適用して得た波形のデータは、オンボードのフ ラッシュ・メモリに保存し、いつでも読み出せるようにします。 ADMX1002の場合、デュアル・トーンや任意のパターンを含め て、最大15種の波形データを保存することができます。

図5に、DPDを適用していない場合に生成される信号の周波数 スペクトルを示しました。この図により、ノイズ性能や歪み性能 を確認することができます。一方、図6に示したのは、同じ条件 下でDPDを適用した場合に得られる周波数スペクトルです。図 5と図6を比較すれば、DPD用のアルゴリズムの効果を確認でき ます。図6では、トータルのTHDは-130dBcを下回っています。 DPDを適用していない場合の-115dBcという値と比べて、15dB の改善が得られているということです。



図5. DPDを適用していない場合の周波数スペクトル。 2Vrms、1kHzの信号を生成した場合の結果です。



図6. DPDを適用した場合の周波数スペクトル。 2Vrms、1kHzの信号を生成した場合の結果です。

また、ADMX1002では、DPD用のアルゴリズムに加え、検出パ スを利用する振幅補正用のアルゴリズムにより、再構成フィルタ が原因で信号源のパスに加わる減衰が補償されます。

システム全体に関わる処理/インターフェース/制御は、SoC (System on Chip) によって実現されます。SoCには、FPGAファ ブリックとArm<sup>®</sup>コア・ベースのプロセッサが含まれています。 SoCは、以下のような処理を実行します。

- ▶ 波形の合成
- ▶ DPD 用のアルゴリズムの実行
- ▶ 不揮発性パターン・メモリの管理
- ▶ デグリッチャの正確なタイミング制御
- ▶ DAC へのデータの送信
- ▶ アナログ・フロント・エンドのスイッチの制御
- 電源の制御とシーケンシング
- ▶ ホスト・インターフェース(SPI、ステータス、並列制御)

また、追加のDDR3 SDRAM (Double-Data-Rate3 Synchronous DRAM) により、DACへの直接データ送信といったSoC の処理タスクがサポートされます。

## システムに対する給電

ハードウェア設計者は、すべての構成要素を組み合わせる際、性能の高い複数種の電源を用意しなければならないという現実に直面します。通常、デジタル・コンポーネント向けには、POL (Point of Load) コンバータによって生成される複数の低い電源電圧が必要になります。それに対し、アナログ・デバイスとミックスド・シグナル・デバイスに対しては、デジタル・コンポーネント用の電源の変動から適切に分離された低ノイズの電源によって給電する必要があります。複数種の電源電圧を用意する作業を不要にするために、ADMX1002はLDO (低ドロップアウト) レギュレータとパワー・スーパーバイザで構成される完全な電源サブシステムを搭載しています。



図7. ADMX1002のパワー・ツリー

図7に、ADMX1002のパワー・ツリーを簡素化して示しました。 LDOレギュレータは、上流のスイッチング電源から生じる不要な リップルを除去します。それにより、敏感なアナログ回路に対し て、出力スペクトルに現れるスプリアスの影響が及ぶことを防ぎ ます。また、SoC用の重要な電源は、[LTC2962] によって監視 されます。同ICは、ホスト・システムが診断のためにポーリング できるパワー・グッド信号を生成します。

ADMX1002にホストから供給しなければならない電源電圧は 3.3V、9.0V、-9.0Vのわずか3種です。図8に、評価用ボード [EVAL-ADMX1002FMCZ] で使われているパワー・ツリーを示 しました。「LTM8049」を使用すれば、(コンピュータ・ベース のテスト・システムにおいて一般的な) 12Vなどの正の電源レー ルから低ノイズの±9.0Vの電源電圧を容易に生成することがで きます。外付けの磁気部品や複雑なレイアウトは必要ありません。 同様に、12Vから3.3Vへの降圧には「LTM8063」を使用する ことが可能です。「ADM7172-3.3」、「LT1965」、「LT3015」な どのLDOレギュレータを追加すれば、リップルのない電流を高 密度のADMX1002に供給することができます。それにより、ク リーンな出力スペクトルが維持されることを保証できるようにな ります。



図8. EVAL-ADMX100XFMCZのパワー・ツリー

#### まとめ

最新のADCやオーディオ・デバイスのテストに関する要件を満 たすのは容易ではありません。本稿では、そうした要件を満たす ためには、慎重に設計された信号パスと信号処理手法が必要にな るということを明らかにしました。目標を達成するには、分解能 の高いDAC、グリッチが出力に現れないようにするための配慮、 歪みの小さいアンプを使用した再構成フィルタが必要です。ミッ クスド・シグナルのアルゴリズムによって最適化したデジタル・ フィードバック・パスを実装し、信号を正確に再構成することに より、システムの性能を更に高めることができます。また、DPD 用の新たなアルゴリズムを利用すれば、波形の合成時に適用可能 な高調波歪みの情報を抽出することができます。その結果、信号 源のパスの歪みを補償することが可能になります。

## 参考資料

<sup>1</sup> Patrick Butler [An Almost Pure DDS Sine Wave Tone Generator (DDSによる高精度の正弦波トーン発生器)] Analog Devices、2019年12月

<sup>2</sup> Walt Kester [MT-001 チュートリアル: [S/N 比=6.02N+ 1.76DB]、その意味と利用上の注意点] Analog Devices、2009 年

<sup>3</sup> Behzad Razavi [RF Microelectronics, Second Edition (RF マイクロエレクトロニクス 第2版)] 2011年9月

<sup>4</sup> Miguel Usach、Martina Mincica [AN-1444 アプリケー ション・ノート:高精度DACの連続更新で考慮すべき2次効果] Analog Devices、2017年1月

<sup>5</sup> [MT-090 Tutorial: Sample-and-Hold Amplifiers (MT-090 チュートリアル:サンプル&ホールド・アンプ)] Analog Devices、2009年

<sup>6</sup> [Why Does a DDS Need a Reconstruction Filter? (DDS に再構成フィルタが必要な理由)] Analog Devices

David Brandon、Ken Gentile [AN-837: DDS-Based Clock Jitter Performance vs. DAC Reconstruction Filter Performance (AN-837 アプリケーション・ノート: DAC再 生フィルタ性能とDDS採用時のクロック・ジッタ性能の関係)] Analog Devices、2006年12月

Walt Kester [MT-003 Tutorial: Understand SINAD, ENOB, SNR, THD, THD + N, and SFDR so You Don't Get Lost in the Noise Floor (MT-003 チュートリアル: SINAD、有効ビッ ト数、S/N比、THD、THD+N、SFDRを理解すれば、もうノイ ズ・フロアで迷子になることはありません)] Analog Devices、 2009年

Walt Kester [MT-017 Tutorial: Oversampling Interpolating DACs (MT-017 チュートリアル:オーバーサンプリングとイン ターポレーションを利用するDAC)」Analog Devices、2009 年

## 著者について

Gustavo Castro (gustavo.castro@analog.com) は、 アナログ・デバイセズの計測事業部門(マサチューセッツ 州ウィルミントン)に所属するシステム・アプリケーショ ン・エンジニアです。2011年に入社しました。それ以前 は、National Instrumentsで10年間にわたり自動試験装置 (ATE) で使用される高性能のデジタル・マルチメータや 高精度のソース・メジャー・ユニットの設計に従事。高精 度計測や電子計測を対象としたアナログ/ミックスド・シ グナル/アルゴリズム設計の分野で、複数の特許を取得す ることに貢献しました。モンテレイ工科大学で電子システ ムに関する理学士号、ノースイースタン大学でマイクロシ ステムと材料に関する理学修士号を取得しています。

# EngineerZone<sup>®</sup> オンライン・サポート・コミュニティ

アナログ・デバイセズのオンライン・サポート・コミュ ニティに参加すれば、各種の分野を専門とする技術者と の連携を図ることができます。難易度の高い設計上の問 題について問い合わせを行ったり、FAQを参照したり、 ディスカッションに参加したりすることが可能です。

#### 

Visit ez.analog.com

\*英語版技術記事はこちらよりご覧いただけます。



# アナログ・デバイセズ株式会社

お住いの地域の本社、販売代理店などの情報は、analog. com/jp/contact をご覧ください。

オンラインサポートコミュニティEngineerZoneでは、アナ ログ・デバイセズのエキスパートへの質問、FAQの閲覧がで きます。

©2022 Analog Devices, Inc. All rights reserved. 本紙記載の商標および登録商標は、各社の所有に属します。 Ahead of What's Possibleはアナログ・デバイセズの商標です。 VISIT ANALOG.COM/JP