

# EVMの計測結果に基づき、 システム・レベルの性能を 高める

著者: Erkan Acar、計測/RFシステム・アプリケーション担当

EVM (Error Vector Magnitude) は、システム・レベルの性 能指標として広く活用されています。例えば、WLAN (IEEE 802.11) やモバイル通信 (4G LTE、5G) など多くの通信規格 では、コンプライアンス・テストに用いる指標として詳細が規定 されています。また、システムのあらゆる潜在的な問題によって 生じる総合的な影響を、1つの数値で定量化するためにも使用さ れています。

RF技術者であれば、ノイズ指数、3次インターセプト・ポイント、 S/N比など、RFに関する数多くの性能指標について理解してい るはずです。しかし、それらのパラメータがシステム・レベルの 性能に及ぼす総合的な影響について理解するのは容易なことでは ありません。複数の性能指標について個別に評価を行う代わりに EVMを使うことで、システム全体に関する知見を迅速に得るこ とができます。本稿では、各種の性能指標はEVMに対してどの ような影響を及ぼすのか分析を実施します。また、いくつかの実 例をベースとし、EVMを使ってシステム・レベルの性能を最適 化する方法について検討します。更に、ほとんどの通信規格で目 標として設定されている値よりも、最大15dB優れたEVM性能 を達成する方法を紹介します。

## EVMとは何か?

EVMは、システムで扱う信号の質を定量化するための指標です。 EVMの計測結果には、システム内で生じたあらゆる問題の影響 が反映されます。EVMは、デジタル変調を適用した機器の性能 を評価するためによく使用されます。図1 (a) に、コンステレー ションとして知られるダイアグラムを示しました。これは、I/ Q (同相/直交) 座標系のベクトルをプロットしたものです。図 1 (b) に示すように、EVMの値は各受信シンボルに対応する理 想的なコンステレーションの位置を見出すことによって計算しま す。各受信シンボルの位置とそれに最も近いコンステレーション の理想位置を基に、すべてのエラー・ベクトル振幅を算出します。 それらの二乗平均平方根 (rms) をとったものが機器のEVM値 です<sup>1</sup>。



My $\sqrt{nalog}$  (D) (f) (f) VISIT ANALOG.COM/JP

以下に示すのは、IEEE 802.11で規定されたEVMの計算式です<sup>2</sup>。

$$EVM_{frame} = \sqrt{\frac{\sum_{j=1}^{L_p} \sum_{i=1}^{N_c} (R_{i,j} - S_{i,j})^2}{N_c L_p P_0}}$$
(1)

ここで、 $L_p$ はフレームの数、 $N_c$ はキャリアの数、 $R_{i,j}$ は受信シン ボルの位置、 $S_{i,i}$ は理想的なシンボルの位置です。

システムのEVMとBER (Bit Error Rate)の間には密接な関係が あります。受信シンボルが目標となる位置(コンステレーション・ ポイント)から離れている場合、それらは別のコンステレーショ ン・ポイントの決定境界内に入る確率が高くなります。その場合、 BERが大きいということになります。送信信号のBERは、送信さ れるビット・パターンに基づいて計算します。それに対し、EVM はシンボルに最も近いコンステレーション・ポイントとシンボル 位置の距離に基づいて計算します。BERとEVMとでは、この点 に大きな違いがあります。場合によっては、受信シンボルが決定 境界を越え、誤ったビット・パターンが割り当てられることもあ るでしょう。受信シンボルの位置が別の理想的なシンボルの位置 に近くなった場合、その受信シンボルのEVMは良好な値になっ てしまうかもしれません。EVMとBERには確かに密接な関係が あります。しかし、信号の歪みが非常に大きい場合には、想定し ている関係が成り立たないことがあるということです。

最新の通信規格では、データ・レートや帯域幅といった送受信信 号の特性に基づいて、許容可能なEVMの値を規定しています。 そのレベルを達成している機器はその規格を満たしており、達成 していない機器は規格に準拠していないということになります。 通常、通信規格に対する検証に使われるテスト/計測機器は、 EVMの達成目標としてより厳しい値を採用しています。対象と する規格より1桁優れた値を達成しているものもあります。その ようなテスト/計測機器を使用することで、信号を大きく歪ませ ることなく、対象とする機器のEVMを評価することが可能にな ります。

#### 何がEVMに影響を及ぼすのか?

ここまでに説明したように、EVMは誤差に関する指標です。ま た、システム内で発生するあらゆる誤差の原因と密接に関係して います。そうした問題によってもたらされたEVMへの影響は、 送信/受信信号がどれくらい歪むのかを計算することで定量化す ることができます。以下では、熱ノイズ、位相ノイズ、非直線性 など、いくつかの主要な問題がEVMに及ぼす影響について分析 してみましょう。

#### ホワイト・ノイズ

あらゆるRFシステムにはホワイト・ノイズが存在します。ここでは、ホワイト・ノイズがシステムにおける唯一の問題であると仮定しましょう。その場合、EVMは以下のような式で表すことができます。

$$EVM_{WN} = -SNR + PAPR + 3 \tag{2}$$

ここで、SNRはシステムのS/N比、PAPRは信号のピーク対平 均電力比(Peak-to-average Power Ratio)です(共に単位は dB)。通常、SNRはシングル・トーンの信号に対して規定される ことに注意してください。変調信号に対しては、信号のPAPRを 考慮する必要があります。シングル・トーンの信号では、PAPR は3dBです。そのため、PAPRが任意の値の信号については、そ のSNRの値から3dBを差し引く必要があります。

高速のA/Dコンバータ (ADC) やD/Aコンバータ (DAC) につ いては、ノイズ・スペクトル密度 (NSD) を用いて式 (2) を以 下のように書き直すことができます。

$$EVM_{WN} = NSD + 10logBW + PAPR + P_{backoff} + 3$$
(3)

ここで、NSDはノイズ・スペクトル密度(dBFS/Hz)、BWは信号の帯域幅(Hz)、PAPRはピーク対平均電力比、P<sub>backoff</sub>は信号の ピーク電力とADC/DACのフルスケール・レンジの差です。こ の式は非常に便利であり、NSDの仕様を参照することにより、デ バイスで期待されるEVMを直接計算することができます。最新 の高速ADC/DACでは、NSDの値が規定されることが一般的に なっています。高速ADC/DACでは、量子化ノイズも考慮しな ければならないことに注意してください。ただ、ほとんどの高速 ADC/DACでは、仕様で定められたNSDの値に量子化ノイズの 値も含まれています。そのため、式(3)は、熱ノイズだけでなく、 高速ADC/DACの量子化ノイズも包含していることになります。

これら2つの式により、次のことがわかります。それは、信号の EVMは、信号の帯域幅、PAPR、システム全体の熱ノイズに直接 的に依存しているということです。

#### 位相ノイズがEVMに及ぼす影響

システムのEVMに影響を及ぼすノイズはもう1つあります。それは位相ノイズです。位相ノイズは、信号の周波数と位相のラン ダムな変動を表します<sup>3</sup>。非線形なすべての回路素子は、位相ノ イズの発生源となります。システムに位相ノイズを発生させる主 な原因は、システムの発振器にまで遡ることができます。例えば、 リファレンス・クロック、局部発振器(LO)、サンプリング・ク ロックなどが主原因になり得ます。また、ADC/DACのサンプリ ング・クロックや、周波数変換用のLO、周波数リファレンスな どを生成する発振器なども、システムに位相ノイズをもたらす可 能性があります。 位相ノイズによる性能の低下は、周波数に対する依存性を持ちま す。一般的な発振器では、キャリアのエネルギーのほとんどはそ の基本発振周波数に集中します。この周波数を中心周波数と呼び ます。図2のように、信号のエネルギーのほとんどが中心周波数 に集中し、残りのエネルギーが広がりを持って分布する状態にな るということです。位相ノイズについては、この図2を基にして 定義することができます。すなわち、特定の周波数オフセット位 置において、1Hzの帯域幅に含まれる信号の振幅と中心周波数の 振幅の比をとります。その値を、その周波数オフセット位置にお ける位相ノイズと定義します。



図2. 位相ノイズの定義

システムの位相ノイズは、EVMに直接影響を及ぼします。シス テムの位相ノイズに対するEVMの依存性は、帯域幅にわたっ て位相ノイズを積分することで計算できます。最新の通信規格 では、OFDM(直交周波数分割多重:Orthogonal Frequency Division Multiplex)方式を採用しています。その場合、サブキャ リア間隔の約10%の位置から全信号帯域幅までの範囲で位相ノ イズを積分することになります(以下参照)。

$$EVM_{PhN} = \int_{0.1f_{sc}}^{BW} \mathcal{L}df + 3 \tag{4}$$

ここで、Lは単側波帯の位相ノイズ密度、 $f_{sc}$ はサブキャリア間隔、 BWは信号帯域幅です。

周波数の生成に使用するほとんどのデバイスでは、2GHz未満の 周波数領域において位相ノイズが低く抑えられています。また、 ジッタの標準的な積分値も、規格で定められているEVMの値よ りも数桁良好なレベルまで抑制されています。しかし、より高い 周波数で、より広い信号帯域幅を扱う場合、位相ノイズの積分値 は著しく増大します。その結果、EVM性能も大きく低下する可 能性があります。ここで説明した内容は、20GHzを超える周波 数(ミリ波)に対応するデバイスに当てはまります。後述するよ うに、総合的なEVMとして最良な値を達成するためには、シス テム全体の位相ノイズを算出する必要があります。

#### 非直線性がEVMに及ぼす影響を算出する

システム・レベルの非直線性は、相互変調歪み(相互変調積)の 原因になります。しかも、その歪みは信号帯域幅内に現れること があります。この相互変調歪みはサブキャリアに重なり、その振 幅と位相に影響を及ぼす可能性があります。ここでは、この相互 変調歪みの項に起因して生じる平均誤差の項の計算方法を示しま す。3次相互変調歪みによってシステムのEVMがどのようにな るのか計算するための簡単な式を導出してみましょう。

図3 (a) に示すように、2つのトーン信号は2つの相互変調歪み を生じさせます。相互変調歪みの電力は、以下の式で表されます。

$$OIP_3 = P_{tone} + \frac{|P_e|}{2} \tag{5}$$

$$P_e = 2P_{tone} - 2OIP_3 \tag{6}$$

ここで、P<sub>tone</sub>はテスト用のトーンの電力、OIP<sub>3</sub>は出力3次イン ターセプト・ポイントです。P<sub>e</sub>は誤差成分であり、基本波と相互 変調歪みの電力の差を表しています。

図3 (b) に示すように、N個のトーンから成るOFDMの信号の 場合、式(6) に相当する式は次のように表されます。

$$P_{e,i} = 2P_{tone} - 20logN - 2OIP_3 \tag{7}$$

ここで、Peiはトーンの各ペアに対応する誤差の項です。

各サブキャリアの位置にはN/2個の相互変調歪みが重なるので、 上式は次のように書き換えることができます。

$$E_{sc,j} = \sum_{t=1}^{N/2} P_{e,i} = P_e + 10 \log \frac{N}{2}$$
(8)



すべてのサブキャリアの位置を網羅したトータルの誤差は、次式のように表されます。

$$E_{total} = \sum_{j=1}^{N} E_{sc,j} = P_e + 10\log\frac{N}{2} + 10\log N$$
(9)

式(6)を式(9)に代入すると、EVMは次のように求まります。

$$E_{total} = 2P_{RMS} - 20logN - 20IP_3 + 10log\frac{N}{2} + 10logN$$
(10)

$$EVM_{linearity} = 2P_{\rm rms} - 2OIP_3 + C \tag{11}$$

ここで、P<sub>RMS</sub>は信号のrms値、Cは変調方式に応じて0dBから 3dBまでの値をとる定数です。式(11)のとおり、システムの OIP<sub>3</sub>が増加すると、EVMは減少します。一般に、OIP<sub>3</sub>が高いほ どシステムの直線性も高いからです。また、信号の電力が減少す ると、非直線性の電力が減少し、EVMも減少します。

# EVMを利用して、システム・レベルの性能を 最適化

通常、システム・レベルの設計はカスケード解析から始めること になります。カスケード解析では、各種の性能パラメータを使用 し、各ビルディング・ブロックを組み合わせて構成したシステム の総合的な性能を決定します。各パラメータの値は、十分に確 立された解析用の公式やツールを使用することにより算出できま す。では、カスケード解析用のツールを適切に使用し、完全に最 適化されたシステムを設計するには、具体的にどのようなことを 行えばよいのでしょうか。実は、これについて理解していない技 術者は少なくありません。

システム・レベルの性能指標としてEVMを使用すると、システムの設計を最適化するための貴重な知見を得ることができます。 複数のパラメータについて検討する代わりに、EVMのrms値を 最適化すればよいので、システム設計の最適化が容易になります。

#### EVMのバスタブ曲線

上述したアプローチでは、システムの性能に影響を及ぼす各種の 問題がEVMと出力電力レベルにどのように寄与するのかを検討 します。そうすれば、それらの要因を1つのプロットにまとめる ことができます。図4に示したのは、電力レベルに対するシステ ムの標準的なEVMをプロットしたものです。これはバスタブ曲 線と呼ばれます。電力レベルが低い場合、EVM性能はシステム のノイズ性能によって制限されます。一方、電力レベルが高い場 合には、システムの非直線性がEVMに影響を及ぼします。通常、 システムのEVMの最小レベルは、位相ノイズなどすべての誤差 要因が組み合わさることによって決まります。



総合的なEVM性能は、以下の式によって表すことができます。

$$EVM^2 = EVM^2_{WN} + EVM^2_{PhN} + EVM^2_{linearity}$$
(12)

ここで、EVM<sub>WN</sub>はホワイト・ノイズによるEVMへの寄与分、 EVM<sub>PhN</sub>は位相ノイズによる寄与分、EVM<sub>linearity</sub>は非直線性歪み による寄与分です。与えられた電力レベルに対し、これらすべて の誤差項の電力を合計することによって、システムの総合的な EVMのレベルが決まるということです。

図4に示したバスタブ曲線や式(12)は、システム・レベルの最 適化を実施する上で非常に役に立ちます。システムが内包するす べての問題を統合し、その結果を可視化することができるからで す。



図5. ミリ波に対応するトランスミッタのシグナル・チェーン

#### 設計の実例

EVMを指標として使用して、シグナル・チェーンを実際に最 適化してみましょう。ここでは、図5のような回路を例にとる ことにします。この回路では、RF帯のサンプリングに対応する DAC、ミリ波に対応する変調器、ミリ波に対応する周波数生成 デバイスを組み合わせています。それ以外のシグナル・コンディ ショニング用コンポーネントも組み合わせて、ミリ波に対応する トランスミッタを構成するものとします。

このシグナル・チェーンでは、ミックスド・シグナル・フロン ト・エンドIC「AD9082」を使用しています。このICは、サン プリング・レートがそれぞれ12GPSと6GSPSのクワッドDAC、 デュアルADCを搭載しています。これらを使用して、RF信号の ダイレクト・コンバージョンを実現します。その結果、ミリ波に 対応するシグナル・チェーンを柔軟に設計し、比類のない性能 を実現することが可能になります。図6に、AD9082のEVMを 計測した結果を示しました。これは、分解能が12ビット、サン プリング・レートが10GSPSのA/Dコンバータ「AD9213」と AD9082を組み合わせることで取得しました。これら2つのデバ イスをループバック構成で使用することにより、規格の上限値よ りも27dB低い-62dBというEVM性能が得られています。

また、図5のシグナル・チェーンでは、ミリ波対応の変調器 [ADMV1013] を使用しています。このICは、周波数逓倍器、 直交ミキサー、アンプなど、従来のシグナル・チェーンの構成要 素であった数多くのサブブロックを集積しています。フィルタリ ングに関する複雑さを軽減するために、複素IFトポロジを採用し て設計されています。この場合、変調器の直交ミキサーには直交 信号を供給します。それにより、アップコンバートされた信号に おいて、側波帯の片側の成分が除去されます。結果として、両側 波帯をアップコンバージョンする場合と比べてフィルタリングの 複雑さが軽減されています。 以下では、このシグナル・チェーンを最適化してEVMを最小限 に抑える方法を説明します。それに向けては、まずシステム・レ ベルの位相ノイズについて分析を行います。次に、ノイズと直 線性のトレードオフについて考察します。最後に、すべてのビル ディング・ブロックを統合することになります。



図6. AD9082のEVMの計測結果。AD9213と組み合わせて取得しました。 変調方式は1024QAM、IF周波数は400MHzで、IEEE 802.11axで 定められた帯域幅 80MHzの信号波形を使用しました。

#### 位相ノイズの寄与分を予測し、EVMを改善する

先述したように、ミリ波帯における総合的なEVM性能は、シス テム全体の位相ノイズによって制限される可能性があります。 EVMを確実に最小限に抑えるためには、各段の位相ノイズの寄 与分を分析しなければなりません。その上で、シグナル・チェー ンに最適なコンポーネントを選択します。 このシグナル・チェーンにおいて周波数信号を生成するコンポーネントは、シンセサイザからのクロックを受け取るDACとLOです。トータルの位相ノイズは、次式によって表すことができます。

$$\mathcal{L}_{Tx} = 10\log 10(\ell_{IF}^2 + \ell_{LO}^2)$$
(13)

ここで、 $\int_{T_x} dh = 0$ 、 DACの出力の位相ノイズ、 $l_{ir} dh$  DACの出力の位相ノイズ、 $l_{ir} dh$  DACの出力の位相ノイズ、 $l_{ir} dh$  DACの出力の位相ノイズ、 $l_{ir} dh$  DACの出力の位相ノイズです。

この例で使用しているDAC (AD9082) では、付加位相ノイズ が極めて小さく抑えられています。DACから出力される信号 (IF 信号)のトータルの位相ノイズは、以下に示す簡単な式によって 計算できます。

$$\mathcal{L}_{IF} = \mathcal{L}_{CLK} + 20\log 10 \left(\frac{f_{IF}}{f_{CLK}}\right) \tag{14}$$

ここで、 $\int_{CLK}$ はクロック信号の積分位相ノイズ、 $f_{IF}$ はIF信号 (DACの出力)の周波数、 $f_{CLK}$ はDACのサンプリング・クロック です。サンプリング・クロックとLOについて分析し、位相ノイ ズと複雑さが最小になるコンポーネントを選択するようにしてく ださい。

このシグナル・チェーンで使用するシンセサイザについては、 [ADF4372] と [ADF4401A] が有力な候補として挙げられま す。図7に、それぞれの単側波帯の位相ノイズを示しました。ま た、5G NR (New Radio) の信号に対する両製品の積分位相ノ イズを表1にまとめました。この結果は、信号源の位相ノイズを 6kHz~100MHzの積分帯域幅で積分することによって取得する ことが可能です。



図7. 各シンセサイザの位相ノイズ。ADF4372とADF4401Aは、 クロックとLOの生成に使用する製品の有力な候補です。

| 表1. | 各シン | <b>/セサイ</b> | ザの積分位相ノ | /イズの測定結果 |
|-----|-----|-------------|---------|----------|
|-----|-----|-------------|---------|----------|

| 品番       | 6GHzにおける<br>積分位相ノイズ<br>〔dBc/Hz〕 | 2GHzにおける<br>積分位相ノイズ<br>〔dBc/Hz〕 | 30GHzにおける<br>積分位相ノイズ<br>〔dBc/Hz〕 |
|----------|---------------------------------|---------------------------------|----------------------------------|
| ADF4372  | -54.6                           | -64.1                           | -40.6                            |
| ADF4401A | -73.1                           | -82.6                           | -59.1                            |

このシグナル・チェーンの標準的なIF周波数において、 ADF4372とADF4401Aの積分ノイズは非常に低いレベルに抑 えられます。また、ADF4372を使用する場合、プリント回路基 板において実装面積を非常に小さく抑えることができます。その ため、同製品は、IF信号を生成するDAC用のサンプリング・ク ロックの発生源として非常に適しています。一方、ADF4401A は本質的に位相ノイズが小さい製品なので、LOの生成に適した 製品だと言えます。30GHzにおいては、ADF4401Aの積分ノイ ズはADF4372と比べて約20dB小さく抑えられます。積分位相 ノイズをこのような低いレベルに抑制できれば、LO信号の位相 ノイズによってシステム全体のEVM性能が制限されるのを避け ることが可能です。

式(13)を使用すると、位相ノイズによる総合的なEVM<sub>PhN</sub>は以下のように計算できます。

$$EVM_{PhN} = 10log10\left(10^{\frac{-64.1}{10}} + 10^{\frac{-59.1}{10}}\right) + 3 \approx -55 \ dB$$
 (15)

5G NRの規格では、EVMのレベルは約-30dBとなっています。 上記の計算結果から、そうした信号の測定に十分なレベルの EVMを達成できていることがわかります。

#### ノイズと直線性のトレードオフ

RFシステムの設計には、1つの基本的なトレードオフが存在しま す。それは、システム全体のノイズ性能と直線性のうち、どちら をどれだけ優先するかというものです。これら2つのパラメータ については、一方を改善すると、もう一方が劣化することがほと んどです。システム全体の性能を最適化する上では、システム・ レベルのEVMの分析が非常に有用です。

図8は、上で構築したシグナル・チェーンのノイズと直線性のトレードオフについて示したものです。それぞれの曲線は、電圧可変アンプ(VVA: Voltage Variable Amplifier)の制御電圧を変化させて取得しました。ご覧のように、DACの出力電力レベルが高くなるにつれ、システムのトータルのS/N比が高くなり、EVMの値が低下する点に注目してください。但し、ある電力レベルを超えると、信号パス全体の非直線性が原因でEVM性能が下がり始めます。その結果、VVA構成におけるEVMのバスタブ曲線が非常に狭くなります。



VVAの制御電圧を調整すれば、システム全体のEVMが低く なる別の曲線へ移行させることができます。図8に破線で示し た曲線は、システム・レベルで最適化した結果です。これは、 ADMV1013が内蔵するVVAを使用することによって実現でき ます。ご覧のように、最適化を図った後のバスタブ曲線は、最適 化を図る前よりもはるかに広くなっています。つまり、広範な出 力電力レベルに対してEVMを非常に低く抑えられます。

# まとめ

本稿では、EVMをシステム・レベルの性能指標として活用する ために必要な知識を提供しました。また、EVMによってシステ ム・レベルの性能を最適化する方法について解説しました。EVM は、システム・レベルの多くの問題に対応するための指標として 非常に有用です。あらゆる誤差要因に応じて変化するEVMを利 用すれば、システム全体としての性能を最適化することができま す。最新の高速ADC/DACやミリ波対応の変調器を採用すれば、 計測器のレベルの性能を実現することができます。その場合、各 種の通信規格で定められた値に比べて桁違いに優れたEVM性能 を達成することが可能です。

## 参考資料

<sup>1</sup> Kenneth M Voelker 「Apply Error Vector Measurements in Communication Design (エラー・ベクトルの測定値を通信 システムの設計に活かす)」Microwaves & RF、1995年12月

<sup>2</sup> [IEEE 802.11a-1999 - IEEE Standard for Telecommunications and Information Exchange Between Systems - LAN/MAN Specific Requirements - Part 11: Wireless Medium Access Control (MAC) and Physical Layer (PHY) Specifications: High Speed Physical Layer in the 5 GHz Band (IEEE 802.11a-1999 - システム間の通信/情報 交換に関するIEEEの規格 - LAN/MANに固有の要件 - Part 11: 無線におけるMAC/PHYの仕様: 5GHz帯における高速物理 層)] IEEE Standard Association、1999年9月

<sup>3</sup> Walt Kester [MT-008 Tutorial: Converting Oscillator Phase Noise to Time Jitter (MT-008 チュートリアル:発 振器の位相ノイズを時間領域のジッタに変換する)] Analog Devices、2009年

## 著者について

Erkan Acar (erkan.acar@analog.com) は、アナログ・ デバイセズで計測/RFシステム・アプリケーションを担 当しています。主にベースバンドから110GHz以上までを 対象とするRF/ミリ波対応のシグナル・チェーンに関する 業務に携わっています。以前は、低コストのRFテスト、自 動テスト装置、高速インターフェースの信号品質/電力品 質などに関する数多くの研究開発プロジェクトを率いてい ました。また、複数の特許を取得し、数多くの記事を発表 しています。デューク大学(米ノースカロライナ州ダーラ ム)で修士号と博士号を取得しました。

# EngineerZone<sup>®</sup> オンライン・サポート・コミュニティ

アナログ・デバイセズのオンライン・サポート・コミュ ニティに参加すれば、各種の分野を専門とする技術者と の連携を図ることができます。難易度の高い設計上の問 題について問い合わせを行ったり、FAQを参照したり、 ディスカッションに参加したりすることが可能です。

## 

Visit ez.analog.com

\*英語版技術記事はこちらよりご覧いただけます。



# アナログ・デバイセズ株式会社

お住いの地域の本社、販売代理店などの情報は、analog. com/jp/contact をご覧ください。

オンラインサポートコミュニティEngineerZoneでは、アナ ログ・デバイセズのエキスパートへの質問、FAQの閲覧がで きます。 ©2021 Analog Devices, Inc. All rights reserved. 本紙記載の商標および登録商標は、各社の所有に属します。 Ahead of What's Possibleはアナログ・デパイセズの商標です。 VISIT ANALOG.COM/JP