AD9525

推荐新设计使用

AD9525旨在满足长期演进(LTE)和多载波GSM基站设计的转换器时钟要求。

产品模型
2
产品技术资料帮助

ADI公司所提供的资料均视为准确、可靠。但本公司不为用户在应用过程中侵犯任何专利权或第三方权利承担任何责任。技术指标的修改不再另行通知。本公司既没有含蓄的允许,也不允许借用ADI公司的专利或专利权的名义。本文出现的商标和注册商标所有权分别属于相应的公司。

Viewing:

产品详情

  • 集成超低噪声频率合成器
  • 2个差分参考输入和1个单端参考输入
  • 8个差分3.6 GHz LVPECL输出和1个LVPECL或2个CMOS SYNC输出
AD9525
AD9525旨在满足长期演进(LTE)和多载波GSM基站设计的转换器时钟要求。
AD9525 Functional Block Diagram AD9525 Pin Configuration
添加至 myAnalog

将产品添加到myAnalog 的现有项目或新项目中(接收通知)。

创建新项目
提问

参考资料

了解更多
添加至 myAnalog

Add media to the Resources section of myAnalog, to an existing project or to a new project.

创建新项目

软件资源

找不到您所需的软件或驱动?

申请驱动/软件

硬件生态系统

部分模型 产品周期 描述
PLL Synthesizers 1
ADF4002 推荐新设计使用 鉴相器/PLL频率合成器
比较器 1
LTC6957 低相位噪声、双输出缓冲器 / 驱动器 / 逻辑转换器
Modal heading
添加至 myAnalog

将产品添加到myAnalog 的现有项目或新项目中(接收通知)。

创建新项目

工具及仿真模型

ADIsimCLK设计与评估软件

ADIsimCLK是一款专门针对ADI公司的超低抖动时钟分配和时钟产生产品系列而开发的设计工具。无论是在无线基础设施、仪器仪表、网络、宽带、自动测试设备领域,还是在其它要求可预测时钟性能的应用,ADIsimCLK都能帮助您迅速开发、评估和优化设计。

打开工具

IBIS 模型 1


评估套件

EVAL-AD9525

AD9525评估板

特性和优点

  • 采用6 V壁式适配器和板载LDO稳压器,电源连接简便
  • 6个交流耦合差分LVPECL SMA连接器
  • 2个单端LVPECL SMA连接器
  • 1个LVPECL或2个CMOS SMA连接器,用于同步输出
  • SMA连接器用于:
    • 3个参考输入
    • 电荷泵输出
    • 时钟分配输入
  • 通过USB接口连接PC
  • 基于Microsoft Windows的评估软件,具有简单的图形用户界面(支持64位版本Windows)
  • 板载PLL环路滤波器
  • 通过I/O接头轻松访问数字I/O和诊断信号
  • 诊断信号通过状态LED显示

产品详情

AD9525评估板是一款紧凑、易于使用的平台,可用来评估AD9525的全部特性。提供两种评估板:一个是集成预填充外部VCO和环路滤波器(AD9525/PCBZ-VCO)的评估板,另一个是无VCO/VCXO和环路滤波器(AD9525/PCBZ)的评估板。本用户指南主要介绍已在板上集成VCO和环路滤波器的AD9525/PCBZ-VCO。AD9525提供低功耗、多路输出时钟分配功能,具有低抖动性能,并且片内集成锁相环(PLL),可以配合外部VCO或VCXO使用。VCO输入和八路LVPECL输出最高工作频率为3.6 GHz。所有输出共用一个分频器,分频范围为1到6。AD9525还提供一个专用输出,可用于提供一个用于重置或同步数据转换器的可编程信号。有关器件的更多信息,参见AD9525数据手册。本用户指南应与AD9525数据手册和软件文档(可访问www.analog.com/clocks获取)配合使用。

EVAL-AD9525
AD9525评估板

最新评论

需要发起讨论吗? 没有关于 AD9525的相关讨论?是否需要发起讨论?

在EngineerZone®上发起讨论

近期浏览