ADN4665
製造中CMOS差動ライン・ドライバ、クワッド、3V、LVDS
- 製品モデル
- 4
- 1Ku当たりの価格
- 最低価格:$1.53
製品の詳細
- 出力ピンの±15kV・ESD保護
- スイッチング・レート:400Mbps(200MHz)
- 差動スキュー: 100 ps (typ)
- 最大差動スキュー: 400 ps
- 最大伝搬遅延: 2 ns
- 電源電圧: 3.3 V
- ±350 mV 差動シグナリング
- 低消費電力:13mW (typ)
- 既存5 V LVDSレシーバと互換
- パワーダウン時LVDS出力が高インピーダンス
- TIA/EIA-644 LVDS規格に準拠
ADN4665は、クワッド・チャンネルのCMOS低電圧差動シグナリング(LVDS)ライン・レシーバであり、400Mbps(200MHz)を超えるデータ・レートと超低消費電力を提供します。
このデバイスは低電圧TTL/CMOSロジック信号を入力して、ツイストペア・ケーブルのような伝送媒体を駆動する±3.5mAの差動電流出力に変換します。送信された信号は、受信端側の終端抵抗の両端に±350 mV(typ)の差動電圧を発生します。この差動電圧は、LVDSレシーバによってTTL/CMOSロジック・レベルに戻されます。
また、ADN4665はアクティブ・ハイとアクティブ・ローのイネーブル/ディスエーブル入力(EN/EN)も提供します。これらの入力は4個すべてのドライバを制御し、ディスエーブル状態では出力電流をターンオフして静止消費電力を10 mW (typ)に削減します。ADN4665は、高速なポイントtoポイント・データ伝送に対する新しいソリューションを提供し、ECL(emitter-coupledロジック)またはPECL(positive emitter-coupledロジック)に対する低消費電力の置き換えを提供します。
アプリケーション
- バック・プレーン・データ伝送
- ケーブル・データ伝送
- クロック分配
ドキュメント
データシート 1
アプリケーション・ノート 3
ビデオ 2
製品モデル | ピン/パッケージ図 | 資料 | CADシンボル、フットプリント、および3Dモデル |
---|---|---|---|
ADN4665ARUZ | 16-Lead TSSOP | ||
ADN4665ARUZ-REEL7 | 16-Lead TSSOP | ||
ADN4665ARZ | 16-Lead SOIC | ||
ADN4665ARZ-REEL7 | 16-Lead SOIC |
これは最新改訂バージョンのデータシートです。
ツールおよびシミュレーション
ADN4665 IBIS Model 1
最新のディスカッション
ADN4665に関するディスカッションはまだありません。意見を投稿しますか?
EngineerZone®でディスカッションを始める