LT1801

製造中

デュアル/クワッド80MHz、25V/μs低消費レール・トゥ・レール入出力高精度オペアンプ

製品モデル
12
1Ku当たりの価格
最低価格:$2.60
利用上の注意

アナログ・デバイセズ社は、提供する情報が正確で信頼できるものであることを期していますが、その情報の利用に関して、あるいはその利用によって生じる第三者の特許やその他の権利の侵害に関して一切の責任を負いません。また、アナログ・デバイセズ社の特許または特許の権利の使用を明示的または暗示的に許諾するものでもありません。仕様は予告なしに変更する場合があります。本紙記載の商標および登録商標は、各社の所有に属します。


本データシートの英語以外の言語への翻訳はユーザの便宜のために提供されるものであり、リビジョンが古い場合があります。最新の内容については、必ず最新の英語版をご参照ください。

なお、日本語版のデータシートは基本的に「Rev.0」(リビジョン0)で作成されています。そのため、英語版が後に改訂され、複数製品のデータシートがひとつに統一された場合、同じ「Rev.0」の日本語版のデータシートが異なる製品のデータシートとして表示されることがあります。たとえば、「ADM3307E」の場合、日本語データシートをクリックすると「ADM3311E」が表示されます。これは、英語版のデータシートが複数の製品で共有できるように1本化され、「ADM3307E/ADM3310E/ADM3311E/ADM3312E/ADM3315E」(Rev.G)と改訂されたからで、決して誤ってリンクが張られているわけではありません。和文化されたデータシートを少しでも有効に活用していただくためにこのような方法をとっておりますので、ご了解ください。

Viewing:

製品の詳細

  • 利得帯域幅積:80MHz
  • 両レールを含む入力同相範囲
  • レール・トゥ・レール出力振幅
  • 低電圧動作:2.3V~12.6Vの単一または両電源
  • 低消費電流:2mA/アンプ(最大)
  • 入力オフセット電圧:350μV(最大)
  • 入力バイアス電流:250nA(最大)
  • 3mm×3mm×0.8mm DFNパッケージ
  • 大きい出力電流:50mA(標準)
  • 低い電圧ノイズ:8.5nV/√Hz (標準)
  • スルーレート:25V/μs(標準)
  • 同相除去比:105dB(標準)
  • 電源除去比:97dB(標準)
  • オープンループ利得:85V/mV(標準)
  • 動作温度範囲:-40℃~85℃
  • LT1801は8ピンSO, MS8およびDFNパッケージ
  • LT1802は14ピンSOパッケージ
LT1801
デュアル/クワッド80MHz、25V/μs低消費レール・トゥ・レール入出力高精度オペアンプ
3V, 1MHz, 4th Order Butterworth Filter 1MHz Filter Frequency Response Product Package 1 Product Package 2 Product Package 3 Product Package 4
myAnalogに追加

myAnalogの製品セクション(通知受け取り)、既存/新規プロジェクトに製品を追加する。

新規プロジェクトを作成
質問する
サポート

アナログ・デバイセズのサポート・ページはアナログ・デバイセズへのあらゆるご質問にお答えするワンストップ・ポータルです。


ドキュメント

データシート

これは最新改訂バージョンのデータシートです。

さらに詳しく
myAnalogに追加

myAnalogのリソース・セクション、既存/新規プロジェクトにメディアを追加する。

新規プロジェクトを作成

ツールおよびシミュレーション

LTspice 1


下記製品はLTspiceで使用することが出来ます。:

  • LT1801

アナログ・フィルタ・ウィザード

アナログ・フィルタ・ウィザードを使えば、ローパス、ハイパス、バンドパスなどのオペアンプの設計が数分で出来ます。設計のプロセスにおいて、実際の回路の動作に理想的な仕様、フィルタ設計の特性を観察することができます。 このツールを使用すれば、フィルタ・アプリケーションのニーズに応じて順を追ってオペアンプを選択し、設計することができます。プロセスが終了すると、部品表やSPICEネットリスト作成されます。

ツールを開く

アナログ・フォトダイオード・ウィザード

フォトダイオード・ウィザードを用いて、アプリケーションに最適なアンプを選択して設計することができます。ウィザードを使用するには、設計の仕様(電源電圧、フォトダイオード特性、帯域幅、必要な精度など)を入力します。さらに使用するアンプを選択すると、回路図、誤差バジェット、ノイズ解析、部品表(BOM)、SPICEネットリストなど、全ソリューションを確認することができます。

ツールを開く
LTspice

LTspice®は、無料で提供される強力で高速な回路シミュレータと回路図入力、波形ビューワに改善を加え、アナログ回路のシミュレーションを容易にするためのモデルを搭載しています。

 


リファレンス・デザイン

RevB_45
DE10-PRO Stratix 10 Accelerator Circuits from the Lab®

機能と利点

  • Stratix® 10 GX/SX FPGA. FPGA Fabric Speed Grade: -2/ XCVR Speed Grade : -1
  • Full-height, 3/4-length form-factor package
  • Allows ultra-low-latency, straight connections to 4 external 100G QSFP28 modules
  • High-speed parallel Flash memory
  • PCIe Gen3 x16
  • With 2x5 timing expansion header for 1pps or other high precision clock inputs
  • 4 independent banks of DDR4 SO-DIMM sockets with error correction code (ECC), up to 8GB@1200MHz for each socket (paired flexibly with Terasic’s 576-Mbit QDR-II+ or 144-Mbit QDR-IV modules)
DE10-PRO Stratix 10 Accelerator
RevB_45
block diagram
DE10-Pro-power-tree

最新のディスカッション

LT1801に関するディスカッションはまだありません。意見を投稿しますか?

EngineerZone®でディスカッションを始める

最近表示した製品